那曲檬骨新材料有限公司

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>源碼下載>VHDL/Verilog/EDA源碼>

ISE環(huán)境下基于Verilog代碼的仿真測試pdf下載

大?。?/span>311KB 人氣: 2018-02-24 需要積分:3
{$username}的空間

用戶級別:注冊會員

貢獻文章:

貢獻資料:

ISE環(huán)境下基于Verilog代碼的仿真測試

ISE 環(huán)境下基于 Verilog 代碼的仿真測試 在 Verilog 源代碼編寫完畢后,需要編寫測試平臺來驗證所設計的模塊是否 滿足要求。ISE 軟件提供了兩種測試平臺的建立方法,一種是使用 HDL Bencher 的圖形化波形編輯功能編寫,即波形圖仿真;另一種就是利用 HDL 語言,即代 碼仿真。由于后者功能更加強大,所以這里舉例介紹基于 Verilog 語言的測試平 臺建立方法。 本例為一個計數(shù)分頻時序電路,主要是將 10MHz 的時鐘頻率分頻為 500KHz 的時鐘,源代碼的編寫過程中需要定義一個計數(shù)器,以便準確獲得 1/20 分頻。

第一步:建立工程后,編寫如下源代碼:

module fenpin(RESET,F10M,F500K);

input F10M,RESET; output F500K;

reg F500K;

reg[7:0] j;

always@(posedge F10M)

if(!RESET)

begin F500K<=0;

j<=0;

end

else

begin if(j==19) begin j<=0; F500K<=~F500K;

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關規(guī)定!

      ?
      粤港澳百家乐官网娱乐场| 开花财娱乐城| 旧金山百家乐官网的玩法技巧和规则| bet365体育在线注册| 百家乐官网实战案例| 百家乐官网发牌| 朝阳区| 顶级赌场真假的微博| 试玩百家乐官网1000| 全讯网sp| 真人百家乐平台下载| 娱乐城送钱| 百家乐园试玩| 澳门百家乐公试打法| 大富豪百家乐| 全讯网高手世家| 百家乐园胎教网| 百家乐官网破解方法技巧| 大发888娱乐城娱乐城| 百家乐园百乐彩| 大发888娱乐城 真钱bt| 澳门百家乐官网走势图| 二八杠下载| 百家乐水晶筹码价格| 什么是百家乐官网赌博| 金逸太阳城团购| 赌场百家乐台| 百家乐分析软件骗人| 百家乐官网网站新全讯网| 新全讯网3344111.c| 百家乐官网连锁| 百家乐官网高人破解| 博E百百家乐的玩法技巧和规则| 星际百家乐官网娱乐城| 大连娱网棋牌步步为赢| 好用百家乐分析软件| 百家乐官网赌博经历| 棋牌娱乐游戏大厅| 世嘉百家乐的玩法技巧和规则| 潘多拉百家乐官网的玩法技巧和规则| 百家乐官网下注瀛钱法|