FPGA是有門檻的,零基礎并不是你想的那樣,而且門檻不低的! 本篇給非電子類專業或者非技術行出身想要轉行FPGA的大俠們,做個參考,各位大俠可根據自己情況,自行避坑。
本人FPGA百度貼吧吧主,今年年初到最近,有很多人加我要學習FPGA,然后我大概了解了一下,然后我大吃一驚。其實很早就先寫這篇了,最近太忙了,沒什么時間,今天就抽點時間大概說說。 大概情況描述:某培訓機構(這里就不點名了,以免引起不必要的沖突),廣告力度做的很大,給很多非電子類對口專業,做銷售等等有想轉行的人宣傳零基礎學習FPGA或者IC設計,為了盈利不擇手段,反正個人感覺沒必要。
本人電子專業出身,性格有比較爽直,看不慣別人被吃相難看的企業忽悠,大概了解了一下情況,基本上都是不適合學習的人群,年齡都是三十大幾以上,學歷都是初中、高中、??疲]到大專),非電子專業或者是毫不相關的專業,于是對應情況給了一些建議,基本上不建議學,但是具體決定看情況,決定自己做。 下面就說一下,FPGA是有門檻的,零基礎并不是你想的那樣! 先解釋一下這里的零基礎,這里的零基礎并不是毫無專業要求,毫無學歷要求,隨便拉個人都可以學FPGA的。 解釋一下,這里的零基礎說的是起碼接觸過數字電路基礎或者相關專業學生,之前沒有好好學,后續想起FPGA,想從事這個行業,開始認真學習,這個叫零基礎的意思。
總之,零基礎并非毫不相關。 學歷要求,按照近些年用人企業招聘要求,基本都是本科起步,有少部分??祁悓W生能力很強的也沒有問題,畢竟做技術還是看能力的。大廠招聘基本都是名校碩士研究生起步,然后就是能力很強的也沒有問題,再次說明做技術還是看能力的。 放在十年以前,FPGA方向基本上還是碩士研究生才能接觸到,近些年,國內高校EDA課程開始慢慢建設完善,本科生基本慢慢開始普及,國內市場也好了起來,有需求,有供應。專業的人做專業的事。
去年下半年到今年年初,本人做了大半年的市場調研,調研對象超過一百家相關企業,還有近千名FPGA工程師,結果表明,目前FPGA工程師90%以上都是本科及以上學歷,90%以上都是電子類對應專業,高薪(月薪大于2W)人員95%以上都是對口專業,數據表明的信息太多,明眼人應該都能看出來,這里不一一說明,這里也都是提及對本篇有作用的數據。 這里總結一下吧,搞FPGA研發要求不低的,本科學歷,電子類相關專業,起碼有數字電路基礎,最好對搞技術有興趣,能坐的住等等…… 非專業對口,非技術崗出身,學歷差點意思等等想轉行做FPGA開發的,慎重考慮吧,僅供參考!
責任編輯:xj
原文標題:薦讀解惑 | FPGA是有門檻的,零基礎并不是你想的那樣,不要再被忽悠了!
文章出處:【微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。
-
FPGA
+關注
關注
1630文章
21796瀏覽量
606003 -
芯片
+關注
關注
456文章
51170瀏覽量
427252 -
電子
+關注
關注
32文章
1899瀏覽量
89625
原文標題:薦讀解惑 | FPGA是有門檻的,零基礎并不是你想的那樣,不要再被忽悠了!
文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
離子型煙霧探測器工作原理并不是網上說的那樣...

用ADS1299-FE評估版測試時,在測試的時候VREFP是-2.45,并不是設計所說的4.5v,為什么?
LMP90100將寄存器配置為通道掃描模式3的時候,CHO-CH3并不是逐次掃描的,為什么?
ADS1283使用SPI配置增益后,輸出值與增益并不一致怎么解決?
在FPGA接收ADC的DCLKP和DCLKM引腳,DCLK信號會出現規律性持續為0,在有DCLK信號時波形并不是恒定的,為什么?
ADS1299將CLKSEL拉為高電平,CONFIG1中的CLK_EN位設置為1,示波器上顯示的頻率并不是2.048MHz,為什么?
零基礎嵌入式開發學習路線
20.2-電磁桿在磁軌道的測試 零基礎入門智能車競賽 STM32電磁小車

評論