早期的數字電路設計,采用原理圖以人工方式進行。隨著電子技術的進步,更復雜龐大和精準有效的數字系統設計,則需要CAD技術的幫助。現在大規模集成電路設計系統,容量以百萬門為單位,人工方法已經無法適應,而基于計算機語言的數字電路設計,則能夠方便快捷的完成從設計到驗證的全過程。其中有些早期驗證,可以在實際硬件裝配調試前完成,有力于加速產品研發進度。
FPGA 芯片是不“認識”所謂的高級設計語言的,它只認識一系列的機器碼,所以在設計時,需要一個能夠把高級設計語言轉化為機器碼的工具-綜合器。
FPGA 的種類和廠家很多,每個廠家都會根據自己芯片的獨特需求設計出一款比較適合自家芯片的綜合器。本文主要介紹 XilinxFPGA,下面介紹 Xilinx FPGA 的綜合工具 Vivado 軟件。
接下來為大家介紹 Vivado2019.2 的安裝教程。
1、安裝包
在這里給大家省去找安裝包資源的時間,直接給出網盤鏈接,大家可以自行下載。
大家下載好之后,將壓縮包直接解壓。得到如圖文件。建議大家在解壓和安裝的過程中提前關掉自己電腦上的殺毒軟件,避免安裝過程中將安裝的必要文件誤刪。
繼續往下拉,會看到Vivado的安裝應用程序。
2、安裝
雙擊軟件安裝程序xsetup.exe,出現如圖界面:
紅色字體提示:為了減少安裝時間,我們建議在安裝之前退出殺毒軟件。如果在解壓安裝包之前就已經退出,此提示請忽略。接下來我們點擊Next。
3、安裝許可
全部點擊同意。然后點擊Next。
4、安裝內容選擇
此頁是選擇安裝的內容,如果大家沒有其他特殊要求,那么我們保持默認即可,直接點擊Next。
5、修改路徑
在此處,我們需要選擇安裝路徑,建議大家安裝在除了C盤之外的地方,如果大家只有一個C盤,可忽略。在選擇安裝路徑時,有幾點要求:
1、不要選擇有中文的路徑。路徑也不要太長。
2、建議大家選擇路徑時只將C盤改成別的盤,如圖,我們只需將C改成D。后面的路徑不要做修改。
3、安裝空間要足夠,我們要選擇磁盤空間大于76.42GB的位置進行安裝。
此頁是信息展示,我們安裝時的所選內容會給大家展示出來,如果有想要修改的地方,點擊Back進行修改。否則點擊Next繼續安裝。
6、等待安裝
等到我們的兩個進度條全部完成會提示安裝成功,大家電腦配置不同,安裝時間也會有區別,所以建議大家在安裝時不要進行其他操作,以免影響安裝進度。
此過程可能時間較長,請耐心等待。
7、設置
安裝好之后,會彈出如下界面。此提示是告訴大家,在繼續安裝之前先拔掉Xilinx的USB電纜線以及JTAG線。我們在確保沒有連接的情況下點擊確定。
8、安裝完成
上一步點擊完成之后,會出現安裝完成的提示。我們點擊確定完成安裝。
9、破解
上一步點擊確定之后會彈出破解的界面:
如果大家只是短時間使用,可以選擇第一個選項,暫時使用30天。否則選擇第四個選項。然后在左邊選擇Load License,如下圖。然后我們點擊Copy License。
將我們的License文件添加上。
選中文件,然后點擊打開,會彈出提示成功的窗口。
我們點擊確定,然后在左邊點擊View License Status。然后我們就會看到右邊表格中會出現內容。如果添加不成功,表格是空白的。至此,我們安裝和破解完成。將界面關閉即可使用Vivado。
審核編輯:劉清
-
FPGA
+關注
關注
1630文章
21798瀏覽量
606064 -
數字電路
+關注
關注
193文章
1629瀏覽量
80828 -
CAD技術
+關注
關注
0文章
6瀏覽量
7618 -
Vivado
+關注
關注
19文章
815瀏覽量
66895
原文標題:Vivado 2019.2 安裝教程
文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
vivado導入舊版本的項目,IP核心被鎖。
Vivado 2017.2安裝教程以及安裝包分享
安裝Vivado 2015.1時出錯
Vivado 2014.3.1安裝問題
如何從崩潰的vivado安裝中恢復或如何卸載部分安裝
Vivado 2019.2 安裝教程
Vivado的安裝生成bit文件及燒錄FPGA的簡要流程教程免費下載
將SDAccel項目遷移到Vitis 2019.2的技巧

使用PetaLinux 2019.2的Zynqberry Pi操作系統

VIVADO安裝問題解決
Xilinx_Vivado_SDK的安裝教程

評論